

#### UNIVERSITE CHEIKH ANTA DIOP DE DAKAR

## Ecole Supérieure Polytechnique

Département Génie Informatique

Présentation du cours

# Circuits séquentiels et applications

## DIC 1 Informatique 2016-2017

M. Ousmane KHOUMA



## Circuits séquentiels : La bascule RS (1/2)

A l'instant t, nous avons  $Q_t$  et  $\overline{Q}_t$  et l'instant t+1, nous avons  $Q_{t+1}$  et  $\overline{Q}_{t+1}.$ 

Les états de sorties  $Q_{t+1}$  et  $\overline{Q}_{t+1}$  sont représentés par les équations suivantes :

$$Q_{t+1} = \overline{R + \overline{Q}_t} = \overline{R}. Q_t \text{ et } \overline{Q}_{t+1} = \overline{S + Q_t} = \overline{S}. \overline{Q}_t$$

Pour R = 0 et S = 0, nous avons:

$$Q_{t+1} = Q_t$$
 et  $\overline{Q}_{t+1} = \overline{Q}_t$ 



Pour R = 0 et S = 1, nous avons :

$$Q_{t+1} = Q_t$$
 et  $\overline{Q}_{t+1} = 0 \rightarrow Q_{t+1} = 1$  et  $\overline{Q}_{t+1} = 0$ 

Pour R = 1 et S = 0, nous avons :

$$Q_{t+1} = 0$$
 et  $\overline{Q}_{t+1} = \overline{Q}_t \rightarrow Q_{t+1} = 0$  et  $\overline{Q}_{t+1} = 1$ 

Pour R = 1 et S = 1, nous avons :

$$Q_{t+1} = 0$$
 et  $\overline{Q}_{t+1} = 0$ 



## Circuits séquentiels : La bascule RS (2/2)

| bles de fonctionnement de la bascule RS                                         |    |           |                      |            |          | Entrées    |   |   | Sorties  |            |                               |
|---------------------------------------------------------------------------------|----|-----------|----------------------|------------|----------|------------|---|---|----------|------------|-------------------------------|
| Entrées                                                                         |    | Sorties   |                      |            |          | <b>b</b> ) | R | S | Qt       | $Q_{t+1}$  | $\overline{\mathbf{Q}}_{t+1}$ |
| R                                                                               | S  | $Q_{t+1}$ | $\overline{Q}_{t+1}$ | <b>a</b> ) |          |            | 0 | 0 | 0        | <b>→</b> 0 | 1                             |
| 0                                                                               | 0  | $Q_t$     | $ar{Q}_t$            | Mémo       | risation |            | 0 | 0 | 1        | <b>→</b> 1 | 0                             |
| 0                                                                               | 1  | 1         | 0                    | Mise à 1   |          |            | 0 | 1 | 0        | 1          | 0                             |
| 1                                                                               | 0  | 0         | 1                    | Mise à 0   |          |            | 0 | 1 | 1        | 1          | 0                             |
| 1                                                                               | 1  | 0         | 0                    | Etat i     | nterdit  |            | 1 | 0 | 0        | 0          | 1                             |
| SQt                                                                             |    | ]         |                      |            |          | _          | 1 | 0 | 1        | 0          | 1                             |
| R                                                                               | 00 | 01        | 11                   | 10         |          |            | 1 | 1 | 0        | Ø          | Ø                             |
| 0                                                                               | 0  | 1         | 1                    | 1          | _        |            | 1 | 1 | 1        | Ø          | Ø                             |
| 1                                                                               | 0  | 0         | Ø=1                  | Ø =1       |          |            |   |   | <i>-</i> |            | 170                           |
| $Q_{t+1} = S + \overline{R}Q_t$ Ø = Etat indéfini                               |    |           |                      |            |          |            |   |   |          |            |                               |
| Dusmane KHOUMA Diplôme d'Ingénieur de Conception en Informatique 1 24/10/2016 3 |    |           |                      |            |          |            |   |   |          |            |                               |



## Circuits séquentiels : La bascule RSH (1/2)

Contrairement à la bascule RS, la bascule RSH dispose d'un signal de synchronisation. Cette synchronisation se fait à l'aide d'une horloge.

Ce signal permet d'activer la bascule.

La synchronisation avec le signal d'horloge peut se faire par :





## Circuits séquentiels : La bascule RSH (2/2)

Table de fonctionnement

| Н | R | S | Q <sub>t+1</sub> |
|---|---|---|------------------|
| 0 | Ø | Ø | Qt               |
| 1 | 0 | 0 | Qt               |
|   | 0 | 1 | 1                |
|   | 1 | 0 | 0                |
|   | 1 | 1 | Ø                |

M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

5



## Circuits séquentiels : La bascule D

La bascule D est obtenue à partir de la bascule RS en complémentant les deux entrée R et S ( $\mathbf{R} = \overline{\mathbf{S}}$ ). Dans ce type de bascule, la sortie recopie l'entrée lorsque le signal d'horloge est actif.





## Circuits séquentiels : La bascule T

La bascule T change d'état si  $T=\mathbf{1}$  et ne change pas d'état si  $T=\mathbf{0}$ 



#### Table de fonctionnement

| Т | Qt | $Q_{t+1}$ |
|---|----|-----------|
| 0 | 0  | 0         |
| 0 | 1  | 1         |
| 1 | 0  | 1         |
| 1 | 1  | 0         |

| Т | $Q_{t+1}$                            |
|---|--------------------------------------|
| 0 | Qt                                   |
| 1 | $\overline{\mathrm{Q}}_{\mathrm{t}}$ |

$$Q_{t+1} = \overline{T}Q_t + T\overline{Q}_t$$

 $Q_{t+1} = T \bigoplus Q_t \quad \text{Equation caractéristique}$ 

La sortie est inversée à chaque signal d'activation.  $Q_{t+1} = \overline{Q}_t$ 

M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

7



## Circuits séquentiels : La bascule JK



$$Q_{t+1} = J\overline{Q}_t + \overline{K}Q_t$$

c)



### Les compteurs & les décompteurs (1/2)

Les compteurs sont les systèmes séquentiels qui permettent d'enregistrer et d'indiquer un nombre d'événement se succédant dans le temps.

L'élément de base d'un compteur est une bascule de type **D** ou **JK**.

De par sa structure, le compteur compte en binaire. Les compteurs sont classés en deux catégories.

- Les compteurs asynchrones qui sont des compteurs où l'ordre de changement d'état des bascules se fait en cascade. Le signal d'horloge est placé à l'entrée de la première bascule et les entrées d'horloge des autres bascules reçoivent les sorties des bascules qui les précédent.
- Les compteurs synchrones (ou parallèles). Dans ces compteurs les bascules sont synchronisées à partir d'un même signal d'horloge.

M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016



#### Les compteurs & les décompteurs (2/2)

### **Les Compteurs fonctionnent en front descendant : Horloge**



Bascules avec front descendant



La sortie Q sera connecté à l'horloge



La sortie  $\overline{Q}$  sera connecté à l'horloge

Bascules avec front montant

Les décompteurs fonctionnent en front montant : Horloge

Bascules avec front montant





Bascules avec front descendant

M. Ousmane KHOUMA



### Les compteurs binaires asynchrones (1/2)

Nous étudions dans cette partie la bascule JK. Les entrées J et K sont laissées « en l'air » et nous avons : J = K = 1.

#### $\triangleright$ Compteurs asynchrones modulo $N = 2^n$

Prenons n = 3, le compteur obtenu est modulo 8 (000, 001, 010, 011, 100, 101, 110, 111, 000).



M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

11



## Les compteurs binaires asynchrones (2/2)

#### $\triangleright$ Compteurs asynchrones modulo N $\neq$ 2<sup>n</sup>

Prenons l'exemple du compteur modulo 6 (1 1 0).

Les séquences sont : 0, 1, 2, 3, 4, 5, 0, ... Les états 6 et 7 sont indésirables.



Toutes les entrées de la porte NAND doivent être à 1 pour agir sur des entrées de forçage.



## Les compteurs binaires synchrones (1/4)

#### > Réalisation d'un compteur synchrone modulo 8.

Les séquences du compteur : 000, 001, 010, 011, 100, 101, 110, 111, 000...

|              | Б / / |        | a .:             | ٦       |       |                  |           |          | $\neg$ <b>b</b> ) |
|--------------|-------|--------|------------------|---------|-------|------------------|-----------|----------|-------------------|
| Entrées      |       | Sortie | <b>a</b> )       | Entrées |       | Sortie           |           |          |                   |
| J            | K     | Qt     | Q <sub>t+1</sub> |         | Qt    | Q <sub>t+1</sub> | J         | K        |                   |
| 0            | 0     | 0      | 0                |         | 0     | 0                | 0         | Ø        |                   |
| 0            | 0     | 1      | 1                |         | 0     | 1                | 1         | Ø        |                   |
| 0            | 1     | 0      | 0                |         | 1     | 0                | Ø         | 1        |                   |
| 0            | 1     | 1      | 0                |         | 1     | 1                | Ø         | 0        |                   |
| 1            | 0     | 0      | 1                |         | Toblo | d'ávalut         | ion de JI | <i>Y</i> |                   |
| $\bigcirc 1$ | 0     | 1      | 1                |         | Table | u evolut         | ion de ji | Δ        |                   |
| $\bigcirc 1$ | 1     | 0      | 1                |         |       |                  |           |          |                   |
| $\bigcirc 1$ | 1     | 1      | 0                |         |       |                  |           |          |                   |

Table de fonctionnement de la bascule JK

M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

13



## Les compteurs binaires synchrones (2/4)

## > Réalisation d'un compteur synchrone modulo 8.



Table d'évolution du compteur



## Les compteurs binaires synchrones (3/4)

## > Réalisation d'un compteur synchrone modulo 8.

#### Tables de Karnaugh



M. Ousmane KHOUMA

 $\mathbf{K}_{\mathbf{B}} = \mathbf{Q}_{\mathbf{C}}$ 

Diplôme d'Ingénieur de Conception en Informatique 1

 $J_C = 1$ 

24/10/2016

 $K_C = 1$ 

15



## Les compteurs binaires synchrones (4/4)

## > Réalisation d'un compteur synchrone modulo 8.

## Schéma du compteur obtenu





## Les registres

Un registre est formé d'un ensemble de bascules. Il permet de stocker des mots de n bits (pour traitement, affichage, mémorisation etc.). La mémorisation d'une information binaire par un registre dépend de la nature de la bascule utilisée.

L'information peut être chargée ou lu en série ou en parallèle. Une seule impulsion d'horloge suffit pour la circulation des états c'est-à-dire toutes les bascules sont commandées par le même signal d'horloge.  $Q_{A}Q_{B}Q_{C}Q_{D}$ 



M. Ousmane KHOUMA

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

17



#### Les registres : Registre à décalage





#### Les registres : Registre à écriture série et lecture série

#### Séquence binaire à écrire dans le registre : 1011





#### Les registres : Registre à écriture série et lecture parallèle



Lorsque l'entrée est stockée, chaque bit apparaît simultanément sur les lignes de sortie.

Le registre à décalage est utilisé comme convertisseur série-parallèle. Il est nécessaire à la réception lors d'une transmission série.



#### S/L = 0**Ecriture**

## Les registres : Registre à écriture parallèle et lecture série



S/L = 1Lecture

Diplôme d'Ingénieur de Conception en Informatique 1

24/10/2016

21



## Les registres : Registre de mémorisation : écriture et lecture parallèles

Tous les bits du mot à traiter sont écrits (entrée écriture E=1), ou lus, (entrée lecture L=1), simultanément.



Ce registre permet le stockage en parallèle et le transfert en parallèle d'un mot de 4 bits.